HOME | KONTAKT

Logo Universität Bremen
LOGO AGRA | AG Rechnerarchitektur



Arbeitsgruppe Rechnerarchitektur / AGRA | Informatik | FB03 | Universität Bremen

Buch Detail


FunTaskIC - Eine integrierte Entwurfsumgebung für SystemC

Autor: Görschwin Fey, Rolf Drechsler (Hrsg.)
Verlag: Shaker Verlag
Format: Gebunden
Erscheinungsjahr: 2005

Durch die in den letzten Jahren deutlich gestiegene Integrationsdichte bei elektronischen Schaltkreisen, werden immer höhere Anforderungen an die Programme gestellt, die den Chipentwurf unterstützen. Im klassischen Entwurfsablauf sind verschiedene Aspekte und Abschnitte des Entwurfs entkoppelt, was einen hohen Aufwand bei den Verifikations- und Testphasen verursacht. Deshalb wird in jüngster Zeit untersucht, wie der traditionelle Entwurfsablauf für ganze Systeme verbessert werden kann. Wesentlich ist hier der Trend weg von klassischen Hardware-Beschreibungs-Sprachen hin zu neuen Sprachen, die auch höhere Abstraktionsebenen erlauben. Eine solche Sprache ist SystemC. Beim Entwurf mit SystemC werden alle Aspekte in einer Beschreibung integriert. Darunter fällt sowohl der Software- als auch der Hardware-Anteil des Systems. Innerhalb der gleichen Beschreibungsart können Teile solange verfeinert werden, bis die direkte Abbildung auf Hardware möglich ist. Somit wird dasselbe Modell für die Systemanalyse, die Verifikation und die Erzeugung des Schaltkreises verwendet. Vor diesem Hintergrund begann das zweijährige studentische Projekt FunTaskIC im Jahr 2002 an der Universität Bremen. Projektziel war die Realisierung einer integrierten Umgebung für den gesamten Entwurfsablauf. Die Resultate dieser Arbeit sind im vorliegenden Buch zusammengefaßt.

FunTaskIC - Eine integrierte Entwurfsumgebung für SystemC



©2023 | AG Rechnerarchitektur | Kontakt | Impressum & Datenschutz